CAN-CN FPGA: Podpora za stanje povezave PolarFire PCIe L2P2
Microchip Corporation
Zadeva: CAN-CN FPGA: Podpora za stanje povezave PolarFire PCI Express L2P2
Opis:
V izdaji Libero SoC 2022.1 je bila možnost za omogočanje povezave za upravljanje porabe L2P2 odstranjena iz GUI Generate SERDES Initialization GUI. Vsi bloki strojne opreme PCIe Link Training in Status State Machine (LTSSM) sprejemnika PolarFire ne podpirajo stanja povezave za upravljanje porabe L2P2.
Razlog za spremembo:
Bloki oddajnikov PolarFire vključujejo vdelana krmilnika PCIe Gen1 in Gen2 Root-port in End-point. Podsistem PCIe (PCIESS) LTSSM podpira stanja usposabljanja povezave in stanje ponovnega usposabljanja (obnovitev). Vendar pa PCIESS ne podpira nobenih programsko vodenih stanj upravljanja porabe energije, kot je L2P2, kot je nepravilno navedeno v izvirni dokumentaciji.
- Programsko vodeni vnosni ukazi L2P2, ki jih izda PolarFire PCIESS Root-Port končnim točkam navzdol, niso podprti. Kot korenska vrata bo to povzročilo popolno prekinitev povezave in jo bo mogoče obnoviti samo s ponovno inicializacijo povezave s stranskim pasom PESTn (osnovna ponastavitev) ali ciklom napajanja.
- Končni točki PolarFire PCIESS gostitelj ne sme dati ukaza za vstop v stanje povezave L2P2. Kot končna točka je lahko povezava moteča in jo je mogoče obnoviti samo s ponovno inicializacijo povezave s stranskim pasom PESTn (temeljna ponastavitev) ali ciklom napajanja.
Vpliv aplikacije:
Naprave PolarFire ne podpirajo stanja povezave za upravljanje napajanja L2P2.
- Da bi se izognili motnjam povezave, programska oprema za upravljanje porabe PCIe ne sme ukazati korenskim vratom ali končni točki PolarFire PCIESS za vstop v stanje povezave z nižjo porabo energije (L2).
- Ne dosega nadaljnjih operativnih prihrankov energije za napravo PolarFire.
- Izdaja Libero SoC 2022.1 je bila posodobljena za oglaševanje onemogočenih D3hot in D3cold v stanju PCI Legacy Power Management našega prostora za konfiguracijo končne točke
- Za doseganje nadaljnjih operativnih prihrankov energije bi moral načrtovalec FPGA poleg že optimizirane arhitekture naprave PolarFire uporabiti tehnike upravljanja porabe energije neposredno pri zasnovi tkanine FPGA.
Potrebno dejanje:
- Uporabniki se morajo sklicevati na posodobljeno dokumentacijo, ki jo je zagotovil Microchip v zvezi s podporo PCIESS Link Training State.
- https://www.microsemi.com/document-portal/doc_download/1245812-polarfire-fpga-and-polarfire-soc-fpga-pci-expressuser-guide
- Glejte Opombo o aplikaciji PolarFire FPGA Low Power za funkcije naprave, ki jih lahko uporabniki uporabijo za vgradnjo dodatnega varčevanja z energijo v svojo zasnovo.
Microchip Technology Incorporated 2355 West Chandler Blvd.
Chandler, AZ 85224-6199 Glavna pisarna 480-792-7200 faks 480-899-9210
Kontaktni podatki:
Če imate kakršna koli vprašanja o tej temi, se obrnite na tehnično podporo FPGA-BU na web spodnji portal http://www.microchip.com/support
Lep pozdrav,
Microsemi Corporation, hčerinska družba v stoodstotni lasti Microchip Technology Inc.
Obvestilo za stranke (CN) ali Obvestilo za stranke (CAN) so zaupne in lastniške informacije družbe Microchip in so namenjene izključno distribuciji s strani družbe Microchip svojim strankam, samo za uporabo strank. Ne sme se ga kopirati ali posredovati tretji osebi brez predhodnega pisnega soglasja družbe Microchip.
Dokumenti / Viri
![]() |
MICROCHIP CAN-CN FPGA PolarFire FPGA modul [pdfUporabniški priročnik CAN-CN FPGA PolarFire FPGA modul, CAN-CN FPGA, PolarFire FPGA modul, modul |